《异构集成技术》一书主要内容涉及异构集成技术的基本构成、技术体系、工艺细节及其应用,涵盖有机基板上的异构集成、硅基板(TSV转接板、桥)上的异构集成、扇出型晶圆级/板级封装、扇出型RDL基板的异构集成、PoP异构集成、内存堆叠的异构集成、芯片到芯片堆叠的异构集成、CIS、LED、MEMS和VCSEL异构集成等方面的基础知识,随后介绍了异构集成的发展趋势。本书图文并茂,既有工艺流程详解,又有电子信息行业和头部公司介绍,插图均为彩色图片,一目了然,便于阅读、理解。
《异构集成技术》一书内容对于异构集成的成功至关重要,将为我国电子信息的教学研究和产业界的研发制造提供参考,具有较强的指导价值,并将进一步推动我国高级封装技术的不断进步。
原书前言
在摩尔定律的驱动下,再加上诸如智能手机、平板计算机和可穿戴设备移动产品的需求,SoC(片上系统)过去10多年已经非常普及。SoC可以将不同功能的集成电路(IC)集成到单芯片上形成一个系统或子系统的单芯片。不幸的是,摩尔定律即将终结,并且制造SoC所需工艺的特征尺寸(进行缩放)的减小变得更加困难和昂贵。异构集成则与SoC形成了对照:异构集成使用封装技术,将来自不同的芯片设计公司、代工厂、不同晶圆尺寸、特征尺寸和公司的不同材料和功能的芯片、光子器件或不同材料和功能的组件(平铺、堆叠或两者兼有)集成到一个系统或子系统中。系统级封装(SiP)与异构集成非常相似,只是异构集成适用于更细的节距、更多的输入/输出(I/O)、更高的密度和更高的性能。
总体上,异构集成可以归类为基于有机基板的异构集成、基于硅基板(带TSV转接板)的异构集成、基于硅基板(无TSV,如桥)的异构集成、基于扇出RDL(再布线层)基板的异构集成和基于陶瓷基板的异构集成。未来几年里,这些不同类型基板间的异构集成将会陆续出现,无论在性能、外形尺寸、功耗、信号完整性还是在成本等因素方面都将具有更高水平。然而,大多数从业工程师和管理人员,以及科学家和研究人员,对于如何建立积层有机封装基板、积层基板上的顶部薄膜层、有机转接板、TSV转接板、TSV和RDL制造、无TSV转接板、(硅)桥、扇出RDL基板、堆叠封装、存储器堆叠、芯片到芯片堆叠、晶圆上凸点形成、热压键合、低温键合、芯片到晶圆键合以及晶圆到晶圆的键合还没有很好的理解。因此,工业界和学术界迫切需要一本对当前这些关键赋能技术知识进行全面介绍的书。本书可以为读者提供快速解决上述问题的方法和基本知识,并在做出系统级决策、进行内在权衡比较时提供指导。
本书共11章,即异构集成综述;有机基板上的异构集成;硅基板上的异构集成(TSV转接板);硅基板(桥)上的异构集成;异构集成的扇出晶圆级/板级封装;基于扇出型RDL基板的异构集成;PoP异构集成;内存堆叠的异构集成;芯片到芯片堆叠的异构集成;CIS(CMOS图像传感器)、LED(发光二极管)、MEMS(微机电系统)和VCSEL(垂直腔面发射激光器)上的异构集成;异构集成的发展趋势。
第1章简要介绍了异构集成的定义、分类和应用领域。
第2章介绍了有机基板上的异构集成,重点介绍各种有机基板,如积层、积层顶部薄膜层、有机转接板、无芯基板、引线上凸点和用于异构集成的嵌入式迹线基板。
第3章详细介绍了硅基板(TSV转接板)上的异构集成,重点介绍热性能、机械特性和在TSV转接板两侧进行芯片异构集成的工艺,并首先简要介绍了转接板的TSV和RDL的制造。
第4章介绍了硅基板(无TSV转接板,如桥)上的异构集成,重点介绍在桥两侧进行芯片异构集成的电性能和制造工艺。首先简要介绍了英特尔公司的EMIB(嵌入式多芯片互连桥)和微电子研究中心(IMEC)的逻辑和内存互连桥。
第5章概述了扇出型晶圆级/板级封装(FOW/PLP)上的异构集成,重点介绍FOW/PLP的形成和RDL的制造,并简要介绍了FOW/PLP为异构集成带来的机遇。
第6章介绍了基于扇出型RDL基板的异构集成。重点介绍使用FOW/PLP技术制造RDL,以消除使用TSV转接板进行异构集成。
第7章介绍了PoP异构集成,简要介绍了利用PoP制造的智能手机和智能手表的示例。
第8章讨论了内存堆叠的异构集成,重点介绍了在两个内存芯片堆叠在一个ASIC上的异构集成和内存芯片与逻辑芯片低温键合的异构集成。
第9章介绍了芯片到芯片和面对面异构集成的两个示例。其中一个示例是利用底部芯片中的TSV传输信号、电源和地,另一个示例没有TSV,而是在更大的芯片上通过焊凸点进行传输。
第10章介绍了CIS、LED、MEMS、VCSEL的异构集成,重点介绍了每个异构集成的一些示例。
第11章描述了异构集成的发展趋势,重点介绍了各种异构集成的制造工艺、选择标准和应用范围(规格和引脚数)。
本书适用于对异构集成技术非常关注的以下三类专家群体:
1)积极参与或打算积极参与研究和开发异构集成的关键赋能技术的人,如积层有机封装基板、积层基板顶部薄膜层、有机转接板、TSV转接板、TSV和RDL制造、无TSV转接板、桥、扇出型RDL基板、堆叠封装(PoP)、内存堆叠、芯片与芯片堆叠、晶圆凸点、热压键合、低温键合、芯片-晶圆键合和晶圆-晶圆键合。
2)那些遇到异构集成实际问题,希望了解和学习更多解决这类问题方法
的人。
3)那些必须为其产品选择高可靠、创造性、高性能、高密度、低功耗且成本高效的异构集成技术的人。
本书也可以作为有望成为异构集成技术领域未来领导者、科学家,以及电子和光电子行业工程师的大学生和研究生教材。
希望本书能成为所有面临异构集成挑战性问题的读者和对异构集成日益增长的兴趣所带来的有价值挑战性问题的读者的宝贵参考资料,这些问题是随着对异构集成日益增长的关注而产生的。同时希望本书能有助于推动、促进对关键赋能技术的异构集成产品的研究开发,以及对异构集成产品更合理的应用。
那些已掌握半导体封装系统异构集成技术设计和制造的组织通过本书将有望在电子和光电子制造行业取得重大
刘汉诚(John H. Lau)博士
刘汉诚博士是电子、光电、LED、CIS和MEMS元件和系统方面设计、分析、材料、工艺、制造、鉴定、可靠性、测试和热管理等领域的专家,拥有40多年的集成电路研发和制造经验,撰写或合作撰写了超过480 篇技术论文,发布或正在申请的专利多达30余项,并在全球范围内进行了290多次讲座/研讨会/主题演讲。他撰写或合著了超过20部关于IC的3D 集成、TSV的3D 集成、MEMS 封装、IC的2D和3D互连可靠性、倒装芯片 WLP、面阵列封装、高密度 PCB、SMT、DCA、无铅材料、焊接、制造和焊点可靠性等方面的教材。
目 录
序
译者序
原书前言
原书致谢
第1章 异构集成综述1
1.1 引言1
1.2 多芯片组件(MCM)1
1.2.1 共烧陶瓷型多芯片组件(MCM-C)1
1.2.2 沉积型多芯片组件(MCM-D)2
1.2.3 叠层型多芯片组件(MCM-L)2
1.3 系统级封装(SiP)2
1.3.1 SiP的目的2
1.3.2 SiP的实际应用2
1.3.3 SiP的潜在应用2
1.4 系统级芯片(SoC)3
1.4.1 苹果应用处理器(A10)3
1.4.2 苹果应用处理器(A11)3
1.4.3 苹果应用处理器(A12)4
1.5 异构集成4
1.5.1 异构集成与SoC4
1.5.2 异构集成的优势5
1.6 有机基板上的异构集成5
1.6.1 安靠科技公司的车用SiP5
1.6.2 日月光半导体公司在第三代苹果手表中使用的SiP封装技术6
1.6.3 思科公司基于有机基板的专用集成电路(ASIC)与
高带宽内存(HBM)7
1.6.4 基于有机基板的英特尔CPU和美光科技混合立体内存7
1.7 基于硅基板的异构集成(TSV转接板)8
1.7.1 莱蒂公司的SoW8
1.7.2 IME公司的SoW9
1.7.3 ITRI的异构集成10
1.7.4 赛灵思/台积电公司的CoWoS11
1.7.5 双面带有芯片的TSV/RDL转接板11
1.7.6 双面芯片贴装的转接板12
1.7.7 TSV转接板上的AMD公司GPU和海力士HBM13
1.7.8 TSV转接板上的英伟达GPU和三星HBM213
1.7.9 IME基于可调谐并有硅调幅器的激光源MEMS15
1.7.10 美国加利福尼亚大学圣芭芭拉分校和AMD公司的TSV转接板上芯片组15
1.8 基于硅基板(桥)的异构集成16
1.8.1 英特尔公司用于异构集成的EMIB16
1.8.2 IMEC用于异构集成的桥18
1.8.3 ITRI用于异构集成的桥18
1.9 用于异构集成的FOW/PLP19
1.9.1 用于异构集成的FOWLP19
1.9.2 用于异构集成的FOPLP 20
1.10 扇出型RDL基板上的异构集成 22
1.10.1 星科金朋公司的扇出型晶圆级封装22
1.10.2 日月光半导体公司的扇出型封装(FOCoS)22
1.10.3 联发科公司利用扇出型晶圆级封装的RDL技术23
1.10.4 三星公司的无硅RDL转接板24
1.10.5 台积电公司的InFO_oS技术24
1.11 封装天线(AiP)和基带芯片组的异构集成25
1.11.1 台积电公司利用FOWLP的AiP技术25
1.11.2 AiP和基带芯片组的异构集成25
1.12 PoP的异构集成26
1.12.1 安靠科技/高通/新光公司的PoP26
1.12.2 苹果/台积电公司的PoP26
1.12.3 三星公司用于智能手表的PoP28
1.13 内存堆栈的异构集成29
1.13.1 利用引线键合的内存芯片异构集成29
1.13.2 利用低温键合的内存芯片异构集成29
1.14 芯片堆叠的异构集成30
1.14.1 英特尔公司用于iPhone XR的调制解调器芯片组30
1.14.2 IME基于TSV的芯片堆叠30
1.14.3 IME无TSV的芯片堆叠31
1.15 CMOS图像传感器(CIS)的异构集成32
1.15.1 索尼公司CIS的异构集成32
1.15.2 意法半导体公司CIS的异构集成32
1.16 LED的异构集成33
1.16.1 中国香港科技大学的LED异构集成33
1.16.2 江阴长电先进封装有限公司的LED异构封装34
1.17 MEMS的异构集成35
1.17.1 IME的MEMS异构集成35
1.17.2 IMEC的MEMS异构集成35
1.17.3 德国弗劳恩霍夫IZM研究所的MEMS异构集成37
1.17.4 美国帝时华公司的MEMS异构集成37
1.17.5 亚德诺半导体技术有限公司的MEMS异构集成37
1.17.6 IME在ASIC上的MEMS异构集成38
1.17.7 安华高科技公司的MEMS异构集成39
1.18 VCSEL的异构集成40
1.18.1 IME的VCSEL异构集成40
1.18.2 中国香港科技大学的VCSEL异构集成41
1.19 总结和建议42
参考文献42
第2章 有机基板上的异构集成52
2.1 引言52
2.2 安靠科技公司的汽车SiP52
2.3 日月光半导体公司组装的Apple Watch Ⅲ(SiP)53
2.4 IBM公司的SLC技术54
2.5 无芯基板54
2.6 布线上凸点(BOL)56
2.7 嵌入式线路基板(ETS)57
2.8 新光公司的具有薄膜层的积层基板59
2.8.1 基板结构59
2.8.2 制作工艺59
2.8.3 质量评价测试62
2.8.4 i-THOP应用示例62
2.9 思科公司的有机转接板63
2.9.1 转接板层结构63
2.9.2 制作工艺63
2.10 总结和建议66
参考文献66
第3章 硅基板上的异构集成(TSV转接板)70
3.1 引言70
3.2 莱蒂公司的SoW70
3.3 台积电公司的CoWoS和CoWoS-271
3.4 TSV的制备72
3.5 铜双大马士革工艺制备RDL73
3.6 异构集成中的双面转接板75
3.6.1 结构75
3.6.2 热分析边界条件76
3.6.3 热分析TSV等效模型77
3.6.4 热分析焊凸点/下填料等效模型77
3.6.5 热分析结果77
3.6.6 热机械分析边界条件79
3.6.7 热机械分析材料特性80
3.6.8 热机械分析结果81
3.6.9 TSV加工83
3.6.10 带有正面RDL的转接板加工86
3.6.11 带有正面RDL铜填充转接板的TSV露头86
3.6.12 带有背面RDL的转接板加工88
3.6.13 转接板的无源电学表征89
3.6.14 最终组装90
3.7 总结和建议93
参考文献94
第4章 硅基板(桥)上的异构集成96
4.1 引言96
4.2 无TSV转接板技术:英特尔的EMIB技术96
4.3 EMIB的制造98
4.3.1 利用精细RDL制造硅桥98
4.3.2 利用超精细RDL制造硅桥99
4.4 英特尔EMIB有机基板的制作100
4.5 总体组装101